十六層PCB板廠家

  • 圖片0
  • 圖片1
  • 圖片2
  • 圖片3
  • 圖片4
  • 圖片5
1/6
新浪微博
QQ空間
豆瓣網
百度新首頁
取消

高速PCB設計指南之一
篇 PCB布線

在PCB設計中,布線是完成產品設計的重要步驟,可以說前面的準備工作都是為它而做的,在整個PCB中,以布線的設計過程限定高,技巧細、工作量大。PCB布線有單面布線、雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前,可以用交互式預先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應避免相鄰平行,以免產生反射干擾。必要時應加地線隔離,兩相鄰層的布線要互相垂直,平行容易產生寄生耦合。
自動布線的布通率,依賴于良好的布局,布線規則可以預先設定,包括走線的彎曲次數、導通孔的數目、步進的數目等。一般行探索式布線,快速地把短線連通,然后進行迷宮式布線,先把要布的連線進行全局的布線路徑優化,它可以根據需要斷開已布的線。并試著重新再布線,以改進總體效果。
對目前高密度的PCB設計已感覺到貫通孔不太適應了,它浪費了許多寶貴的布線通道,為解決這一矛盾,出現了盲孔和埋孔技術,它不僅完成了導通孔的作用,還省出許多布線通道使布線過程完成得更加方便,更加流暢,更為完善,PCB 板的設計過程是一個復雜而又簡單的過程,要想很好地掌握它,還需廣大電子工程設計人員去自已體會,才能得到其中的真諦。
1 電源、地線的處理
既使在整個PCB板中的布線完成得都很好,但由于電源、地線的考慮不周到而引起的干擾,會使產品的性能下降,有時甚至影響到產品的成功率。所以對電、地線的布線要認真對待,把電、地線所產生的噪音干擾降到低限度,以產品的質量。
對每個從事電子產品設計的工程人員來說都明白地線與電源線之間噪音所產生的原因,現只對降低式抑制噪音作以表述:
(1)、眾所周知的是在電源、地線之間加上去耦電容。
(2)、盡量加寬電源、地線寬度,好是地線比電源線寬,它們的關系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,細寬度可達0.05~0.07mm,電源線為1.2~2.5mm
對數字電路的PCB可用寬的地導線組成一個回路, 即構成一個地網來使用(模擬電路的地不能這樣使用)
(3)、用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。


2 數字電路與模擬電路的共地處理
現在有許多PCB不再是單一功能電路(數字或模擬電路),而是由數字電路和模擬電路混合構成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。
數字電路的頻率高,模擬電路的敏感度強,對信號線來說,高頻的信號線盡可能遠離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結點,所以在PCB內部進行處理數、模共地的問題,而在板內部數字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數字地與模擬地有一點短接,請注意,只有一個連接點。也有在PCB上不共地的,這由系統設計來決定。
3 信號線布在電(地)層上
在多層印制板布線時,由于在信號線層沒有布完的線剩下已經不多,再多加層數就會造成浪費也會給生產增加一定的工作量,成本也相應增加了,為解決這個矛盾,可以考慮在電(地)層上進行布線。應考慮用電源層,其次才是地層。因為好是保留地層的完整性。


4 大面積導體中連接腿的處理
在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:①焊接需要大功率加熱器。②容易造成虛焊點。所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat shield)俗稱熱焊盤(Thermal),這樣,可使在焊接時因截面過分散熱而產生虛焊點的可能性大大減少。多層板的接電(地)層腿的處理相同。

5 布線中網絡系統的作用
在許多CAD系統中,布線是依據網絡系統決定的。網格過密,通路雖然有所增加,但步進太小,圖場的數據量過大,這必然對設備的存貯空間有更高的要求,同時也對象計算機類電子產品的運算速度有的影響。而有些通路是無效的,如被元件腿的焊盤占用的或被安裝孔、定位孔所占用的等。網格過疏,通路太少對布通率的影響。所以要有一個疏密合理的網格系統來支持布線的進行。
標準元器件兩腿之間的距離為0.1英寸(2.54mm),所以網格系統的基礎一般就定為0.1英寸(2.54mm)或小于0.1英寸的整倍數,如:0.05英寸、0.025英寸、0.02英寸等。

6 設計規則檢查(DRC)
布線設計完成后,需認真檢查布線設計是否符合設計者所制定的規則,同時也需確認所制定的規則是否符合印制板生產工藝的需求,一般檢查有如下幾個方面:

(1)、線與線,線與元件焊盤,線與貫通孔,元件焊盤與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產要求。
(2)、電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。
(3)、對于關鍵的信號線是否采取了佳措施,如長度短,加保護線,輸入線及輸出線被明顯地分開。
(4)、模擬電路和數字電路部分,是否有各自立的地線。
(5)后加在PCB中的圖形(如圖標、注標)是否會造成信號短路。
(6)對一些不理想的線形進行修改。
(7)、在PCB上是否加有工藝線?阻焊是否符合生產工藝的要求,阻焊尺寸是否合適,字符標志是否壓在器件焊盤上,以免影響電裝質量。
(8)、多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。

深圳市賽孚電路科技有限公司成立于2011年,公司由多名電路板行業的級人士創建,是國內的PCB/FPC快件服務商之一。公司成立以來,一直專注樣品,中小批量領域??焖俚慕桓兑约斑^硬的產品品質贏得了國內外客戶的信任。公司是廣東電路板行業協會會員企業,是深圳高新技術認證企業。擁有完善的質量管理體系,先后通過了ISO9001、ISO14000、TS16949、UL、RoHS認證。公司目前擁有員工300余人,廠房面積9000平米,月出貨品種6000種以上,年生產能力為150000平方米。為了滿足客戶多樣化需求,2017年公司成立了PCBA事業部,自有SMT生產線,為客戶提供PCB+SMT一站式服務。 公司一直致力于“打造中國的PCB制造企業”。注重人才培養,倡導全員“自我經營”理念,擁有一支朝氣蓬勃、敬業、經驗豐富的技術、生產及管理隊伍;專注于PCB的工藝技術的研究與開發,努力提升公司在PCB領域內的技術水平和制造能力.

? ? ? 公司產品廣泛應用于通信、工業控制、計算機應用、航空航天、、醫療、測試儀器、電源等各個領域。我們的產品包括:高多層PCB、HDI PCB、PCB高頻板、軟硬結合板、FPC等特種高難度電路板,專注于多品種,中小批量領域。我們的客戶分布各地,目前外銷訂單占比70%以上。

賽孚電路秉承“以人為本,客戶至上”的企業經營理念,“以質量為根,服務為本 ” 的企業服務宗旨,堅持持之以恒的精神,全員參與質量改進,不斷吸納國際新技術,完善產品品質,積極吸引和培養管理及技術人才,以確保向客戶提供更好的服務,為客戶創造更多價值,與客戶共同成長。

超實用的高頻PCB電路設計70問答之一
1、如何選擇PCB 板材?

選擇PCB板材在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的 PCB 板子(大于 GHz 的頻率)時這材質問題會比較重要。例如,現在常用的 FR-4 材質,在幾個GHz 的頻率時的介質損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(dielectric constant)和介質損在所設計的頻率是否合用。



2、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加 ground guard/shunt traces 在模擬信號旁邊。還要注意數字地對模擬地的噪聲干擾。



3、在高速設計中,如何解決信號的完整性問題?

信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。



4、差分布線方式是如何實現的?

差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者 side-by-side(并排, 并肩) 實現的方式較多。



5、對于只有一個輸出端的時鐘信號線,如何實現差分布線?

要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。



6、接收端差分線對之間可否加一匹配電阻?

接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號質量會好些。



7、為何差分對的布線要靠近且平行?

對差分對的布線方式應該要適當的靠近且平行。所謂適當的靠近是因為這間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。



8、如何處理實際布線中的一些理論沖突的問題

基本上, 將模/數地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。



晶振是模擬的正反饋振蕩電路, 要有穩定的振蕩信號, 滿足loop gain 與 phase 的規范, 而這模擬信號的振蕩規范很容易受到干擾, 即使加 ground guard traces 可能也無法完全隔離干擾。而且離的太遠,地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能靠近。



確實高速布線與 EMI 的要求有很多沖突。但基本原則是因 EMI 所加的電阻電容或 ferrite bead, 不能造成信號的一些電氣特性不符合規范。 所以, 好先用安排走線和 PCB 迭層的技巧來解決或減少 EMI的問題, 如高速信號走內層。后才用電阻電容或 ferrite bead 的方式, 以降低對信號的傷害。



9、如何解決高速信號的手工布線和自動布線之間的矛盾?

現在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數目。各家 EDA公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。 例如, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合設計者的想法。 另外, 手動調整布線的難易也與繞線引擎的能力有的關系。 例如, 走線的推擠能力,過孔的推擠能力, 甚至走線對敷銅的推擠能力等等。 所以, 選擇一個繞線引擎能力強的布線器, 才是解決之道。



10、關于 test coupon。

test coupon 是用來以 TDR (Time Domain Reflectometer) 測量所生產的 PCB 板的特性阻抗是否滿足設計需求。 一般要控制的阻抗有單根線和差分對兩種情況。 所以, test coupon 上的走線線寬和線距(有差分對時)要與所要控制的線一樣。 重要的是測量時接地點的位置。 為了減少接地引線(ground lead)的電感值, TDR 探棒(probe)接地的地方通常非常接近量信號的地方(probe tip), 所以, test coupon 上量測信號的點跟接地點的距離和方式要符合所用的探棒。



11、在高速 PCB 設計中,信號層的空白區域可以敷銅,而多個信號層的敷銅在接地和接電源上應如何分配?

一般在空白區域的敷銅絕大部分情況是接地。 只是在高速信號線旁敷銅時要注意敷銅與信號線的距離, 因為所敷的銅會降低一點走線的特性阻抗。也要注意不要影響到它層的特性阻抗, 例如在 dual strip line 的結構時。

12、是否可以把電源平面上面的信號線使用微帶線模型計算特性阻抗?電源和地平面之間的信號是否可以使用帶狀線模型計算?

是的, 在計算特性阻抗時電源平面跟地平面都視為參考平面。 例如四層板: 頂層-電源層-地層-底層,這時頂層走線特性阻抗的模型是以電源平面為參考平面的微帶線模型。



13、在高密度印制板上通過軟件自動產生測試點一般情況下能滿足大批量生產的測試要求嗎?

一般軟件自動產生測試點是否滿足測試需求看對加測試點的規范是否符合測試機具的要求。另外,如果走線太密且加測試點的規范比較嚴,則有可能沒辦法自動對每段線都加上測試點,當然,需要手動補齊所要測試的地方。



14、添加測試點會不會影響高速信號的質量?

至于會不會影響信號質量就要看加測試點的方式和信號到底多快而定?;旧贤饧拥臏y試點(不用在線既有的穿孔(via or DIP pin)當測試點)可能加在在線或是從在線拉一小段線出來。前者相當于是加上一個很小的電容在在線,后者則是多了一段分支。這兩個情況都會對高速信號多多少少會有點影響,影響的程度就跟信號的頻率速度和信號緣變化率(edge rate)有關。影響大小可透過仿真得知。原則上測試點越小越好(當然還要滿足測試機具的要求)分支越短越好。



15、若干 PCB 組成系統,各板之間的地線應如何連接?

各個 PCB 板子相互連接之間的信號或電源在動作時,例如 A 板子有電源或信號送到 B 板子,一定會有等量的電流從地層流回到 A 板子 (此為 Kirchoff current law)。這地層上的電流會找阻抗小的地方流回去。所以,在各個不管是電源或信號相互連接的接口處,分配給地層的管腳數不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個電流環路,尤其是電流較大的部分,調整地層或地線的接法,來控制電流的走法(例如,在某處制造低阻抗,讓大部分的電流從這個地方走),降低對其它較敏感信號的影響。



16、能介紹一些國外關于高速 PCB 設計的技術書籍和數據嗎?

現在高速數字電路的應用有通信網路和計算器等相關領域。在通信網路方面,PCB 板的工作頻率已達 GHz 上下,疊層數就我所知有到 40 層之多。計算器相關應用也因為芯片的進步,無論是一般的 PC 或服務器(Server),板子上的高工作頻率也已經達到 400MHz (如 Rambus) 以上。因應這高速高密度走線需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工藝的需求也漸漸越來越多。 這些設計需求都有廠商可大量生產。



17、兩個常被參考的特性阻抗公式:

微帶線(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 為線寬,T 為走線的銅皮厚度,H 為走線到參考平面的距離,Er 是 PCB 板材質的介電常數(dielectric constant)。此公式在0.1<(W/H)<2.0 及 1<(Er)<15 的情況才能應用。



帶狀線(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 為兩參考平面的距離,并且走線位于兩參考平面的中間。此公式在 W/H<0.35 及 T/H<0.25 的情況才能應用。



18、差分信號線中間可否加地線?

差分信號中間一般是不能加地線。因為差分信號的應用原理重要的一點便是利用差分信號間相互耦合(coupling)所帶來的好處,如 flux cancellation,抗噪聲(noise immunity)能力等。若在中間加地線,便會破壞耦合效應。



19、剛柔板設計是否需要設計軟件與規范?國內何處可以承接該類電路板加工?

可以用一般設計 PCB 的軟件來設計柔性電路板(Flexible Printed Circuit)。一樣用 Gerber 格式給 FPC廠商生產。由于制造的工藝和一般 PCB 不同,各個廠商會依據他們的制造能力會對小線寬、小線距、小孔徑(via)有其**。除此之外,可在柔性電路板的轉折處鋪些銅皮加以補強。至于生產的廠商可上網“FPC”當關鍵詞查詢應該可以找到。



20、適當選擇 PCB 與外殼接地的點的原則是什么?

選擇 PCB 與外殼接地點選擇的原則是利用 chassis ground 提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時鐘產生器附近可以借固定用的螺絲將 PCB的地層與 chassis ground 做連接,以盡量縮小整個電流回路面積,也就減少電磁輻射。

深圳市賽孚電路科技有限公司為你提供的“十六層PCB板廠家”詳細介紹
在線留言

*詳情

*聯系

*手機

推薦信息

成都PCB機元器件>成都多層電路板>十六層PCB
信息由發布人自行提供,其真實性、合法性由發布人負責;交易匯款需謹慎,請注意調查核實。
觸屏版 電腦版
@2009-2023 京ICP證100626
狼群视频在线观看高清免费下载安装